ESCUELA POLITÉCNICA NACIONAL FACULTAD DE INGENIERÍA ELÉCTRICA Y ELECTRÓNICA
LABORATORIO DE CIRCUITOS ELECTRÓNICOS
PREPARATORIO CIRCUITOS ELECTRÓNICOS Practica #: 6 Fecha de realización:
Tema: Amplificadores multietapa (3ra Parte) 2014 / 11 / 26 / año mes día
Realizado por: Alumno(s) : Edison Saico
Grupo:
Gr6- 01
( Espacio Reservado ) Fecha de entrega: _2014_ / _12_ / _03_ __________________________ año mes día Sanción:
f. Recibido por:
_____________________________________________________
Periodo: 2014-B
Preparatorio N°6 Tema: Amplificadores multietapa (3ra Parte). Objetivo: DiseĂąar e implementar amplificador multietapa Cascode con impedancia de entrada. 1. DiseĂąar un amplificador multietapa Cascode, para que cumpla con las siguientes condiciones. đ??´đ?‘‰đ?‘‡ = 12; đ?‘…đ??ż = 2.7đ?‘˜ÎŠ; đ?‘‰đ?‘–đ?‘› = 150đ?‘šđ?‘‰; đ?‘“ = 1đ?‘˜đ??ťđ?‘§; đ?‘?đ?‘–đ?‘› ≼ 2.2đ?‘˜ÎŠ; đ?›˝đ?‘šđ?‘–đ?‘› = 100 V1 12V +V
C2 1uF
R1 33k
V2 -150m/150mV
C3 22uF +
Q2 NPN
+ C1 1uF
R3 2.2k
R6 2.7k
R2 12k Q1 NPN
+ R9 12k
R4 82
R5 680
1. Comprobamos si se puede trabajar con ĂŠl Z in R  re  RE1  L ď ˘ 1 AV 2.2k 2.7k  re  RE1  101 12 21.782  re  RE1  225 225 ď€ 21.782  101.609 2 Asumo  re  RE1   100ď —
re  RE1 
2. AV 
+
1kHz
C5 22uF
RC || RL re  RE1
RC || RL  AV  re  RE1  RC || RL  12 100   1.2k ď — RL ď‚´ RL' 2.7k ď‚´ 1.2k RC    2.16k ď — ' RL ď€ RL 2.7k ď€ 1.2k RC  2.2k ď — Recalculamos RL' RL'  RC || RL  2.2k || 2.7k RL'  1212.245ď —
3. VRC
RC 2.2k Vop 1.1 0.15 12 1.1 3.59 V ' RL 1212.245
4. I C
VRC
5. re
26mV 26mV 15.92 IC 1.63mA
RC
3.59V 1.63mA 2.2k
RE1 100 15.92 84.08 82
6. VCE 2 Vop 2 2V 0.15 12 2 4 V 7. AV1
re 15.91 0.08686 re RE1 15.91 82
VCE1 Vinp1 Vop1 2V 0.15 0.15 AV1 2V 2.163V 8. VRB1 VRC 2 VCE 2 0.7V 3.59 4 0.7 6.89V VRB12 VRC 2 VCE1 VCE 2 0.7V 9.053V VRB 2 VRB12 VRB1 9.053 6.89 2.163V IC
1.63mA 195.6uA 100 I 1.63mA I 2 11 C 11 179.3uA 100 I 1.63mA I 3 10 C 10 163uA 100 VR 6.89V 10. RB1 B1 35.22k 33k I1 195.6uA 9. I1 12
RB 2
VRB 2 I2
12
2.163V 12.06k 12k 1179.3uA
11. RB 3 ? Partimos de Zin
Z in RB 2 || RB 3 || 1 re RE1 RB 2 || 1 re RE1 5421.63 Z in 5421.63 || RB 3 RB 3
5421.63 Z in 5421.63 2.2k 3.702k 3.9k 5421.63 Z in 5421.63 2.2k
VRB 3 RB 3 I 3 3.9k 163uA 0.636V MUY PEQUEÑO
12. Partimos de VE min Vin 1V VE 0.15 1V 1.15V VRB 3 VE 0.7V 1.15V 0.7V 1.85V RB 3
VRB 3 I3
1.85V 11.35k 12k 163uA
VRB 3 RB 3 I 3 12k 163uA 1.96V 13. VE VRB 3 0.7V VE 1.96 0.7 1.256V RE1
VE 1.256V 770.55 I C 1.63mA
RE 2 RE RE1 770.55 82 688.55 680 14. VCC VE1 VCE1 VCE 2 VRc VCC 1.256 2.163 4 3.59 11.009V 12V 15. Z in RB 2 || RB 3 || 1 re RE1
Z in 12k ||12 k || 10115.92 82 3.7344k
13.
Calculo de Capacitores 10 10 C B1 0.426uF 1uF 2 f Z in1 2 f 3.7344k C B1
10 10 0.181uF 1uF 2 f RB1 || RB 2 2 f 8.8k
CE
10 10 16.25uF 22uF 2 f re RE1 2 f 15.92 82
CC
10 10 1.31uF 2.2uF ' 2 f RL 2 2 f 1212.245
2. Realizar la simulación del circuito diseñado en un software computacional y presentar las formas de onda de entrada y salida para cada etapa del amplificador. Circuito diseñado V1 12V +V A
C2 1uF
R1 33k
G
R2 12k
C1 1uF
R6 2.7k
D Q1 NPN
E
+
C3 22uF +
Q2 NPN
C
+
V2 -150m/150mV
R3 2.2k
F R9 12k
R4 82
R5 680
+
1kHz
C5 22uF
Formas de Onda de entrada y salida de cada etapa
A: v1_1
0.000ms
0.500ms
1.000ms
1.500ms
2.000ms
2.500ms
3.000ms
3.500ms
4.000ms
4.500ms
5.000ms 150.0mV
B: q1_1
-150.0mV 4.470 V
C: c1_2
4.420 V 2.000mV
Vin1 Vout1 Vin 2
Vout 2
-2.000mV
Bibliografía: Apuntes de clases con el Ing. Jorge Rivadeneira en Circuitos Electrónicos.